来源 :竞业达数码2025-03-05
RISC-V,这一自2010年正式发布的开放标准指令集架构,正以其低功耗、高性能、开放性、灵活可扩展性以及高安全可靠性等特点,逐步成为全球集成电路领域的新宠。RISC-V吸引了全球70多个国家和地区的企业和科研机构投身其中,尤其在中国发展迅猛,在嵌入式系统、物联网、高性能计算等领域展现出巨大的应用潜力。随着AI大模型的快速发展,算力需求呈现指数级增长,信息网络安全面临严峻挑战,而RISC-V架构凭借其独特优势,成为边缘计算领域中AI加速的理想选择。
高校RISC-V方向人才培养交流研讨活动
3月1日,由全国大学生集成电路创新创业大赛组委会主办、竞业达协办的“高校RISC-V人才培养研讨会暨集创赛人才培养系列研讨会”在北京成功举办,会上发布了第九届全国大学生集成电路创新创业大赛(集创赛)“竞业达杯”赛题任务。

会议以“新形势下RISC-V人才培养与技术创新”为主题,旨在通过深入探索RISC-V架构在高校教学与科研中的应用,促进集成电路与人工智能领域的创新创业,同时为高校师生提供与行业专家、企业精英深度交流和学习的机会。来自全国高校的上百位集成电路领域专家学者代表齐聚一堂,共同探讨新形势下企业在人才培养与技术创新中的重要作用。
工业和信息化部人才交流中心赛事工作部相关领导、竞业达领导出席会议并致辞,来自北京交通大学、北京航空航天大学、北京理工大学、北京邮电大学、厦门大学、湖北大学等高校学者,与来自SiFive、竞业达、智芯国信、奕斯伟计算等企业的行业专家围绕开源芯片架构技术发展、集成电路人才培养、智能教育应用等主题展开深入探讨,从产业生态建设、技术发展趋势、教育实践创新等多个维度分享宝贵见解,为推进RISC-V在教育领域的应用与发展提供了重要思路。







左滑查看会议图片
会上,竞业达发表《人工智能赋能计算机专业建设与实践》报告,解读竞业达AIGC对高校计算机人才培养的赋能路径,同步主持召开RISC-V学科建设闭门研讨会,与各高校嘉宾代表研讨高校RISC-V人才培养与创新问题,取得良好的交流效果。

“竞业达杯”赛题正式发布
同期,第九届全国大学生集成电路创新创业大赛(集创赛)“竞业达杯”赛题正式发布:参赛团队可以FPGA为载体,通过竞业达自主研发的计算机系统能力实验箱JYD-HD2.0,设计和实现一款基于RISC-V指令集的CPU,完成若干工业应用程序和操作系统的性能测评,深入探索RISC-V在AI领域的创新实践,助力高校提升RISC-V人才培养。
第九届集创赛竞业达杯赛题报名进行中:
http://univ.ciciec.com/nd.jsp?id=879#_jcp=1
3月7日,竞业达杯RISC-V芯片设计赛线上说明会即将召开,为参赛团解读竞业达RISC-V芯片设计竞赛要求、竞赛孪生平台的申请与使用等。

竞赛支持:竞业达-计算机系统能力实验箱JYD-HD2.0
会议形式:线上会议
会议时间:3月7日 19:00
主讲人:竞业达实验教学与产教融合BU信创与物联网专业部总监-牟宏伟
长按识别预约参会
RISC-V开放生态与AI技术深度结合,正在重塑集成电路产业格局。活动通过赛事+学术双轮驱动,在搭建校企协同育人平台的同时,构建产学研融合创新通道,有效打通人才供需壁垒。
竞业达将持续推进教学创新,助力高校培育具备技术创新能力的集成电路新生力量,为RISC-V生态建设注入持续动能,助力高校计算机人才培养高质量发展。